MCM69F536CTQ9 - [ MCM69F536CTQ9 (B3) ]

MCM69F536CTQ9
Digital IC Shop

MCM69F536CTQ9 - [ MCM69F536CTQ9 (B3) ]

2,400Ft
BurstRAM szinkron
 
Gyors statikus RAM
 
Az MCM69F536C egy 1M ± bites szinkron, gyors statikus RAM, amelynek célja egy robbanékony, nagy teljesítményű, másodlagos gyorsítótár biztosítása a 68K család, a PowerPC, a 486, az i960 és a Pentium mikroprocesszorok számára. 32K-os, 36 bites szavakba rendezve. Ez az eszköz integrálja a bemeneti regisztereket, a 2 ± bites címszámlálót és a nagysebességű SRAM-ot egyetlen monolitikus áramkörbe, hogy csökkentse az alkatrészszámot a gyorsítótár-adat RAM alkalmazásokban. A szinkron tervezés lehetővé teszi a pontos ciklusvezérlést egy külső óra (K) használatával. A BiCMOS áramkörök csökkentik az integrált funkciók teljes energiafogyasztását a nagyobb megbízhatóság érdekében.
 
A címeket (SA), az adatbevitelt (DQx) és az összes vezérlőjelet, kivéve a kimenet engedélyezését (G) és a Linear Burst Order (LBO), az órát (K) pozitív ± él ± kiváltott nem invertáló regiszterek vezérlik.
 
A sorozatokat ADSP vagy ADSC bemeneti csapokkal lehet kezdeményezni. Az ezt követő sorozatfelvételi címeket az MCM69F536C belsőleg generálhatja (a sorozatképsor az LBO állapotától függően lineáris vagy átlapolt üzemmódban működik), és a sorozatképet előre haladó (ADV) bemeneti tű vezérli.
 
Az írási ciklusok belső időzítésűek, és az óra (K) bemenetének emelkedő széle indítja el őket. Ez a szolgáltatás kiküszöböli a bonyolult off-chip írási impulzusok létrehozását, és nagyobb időzítési rugalmasságot biztosít a bejövő jelek számára.
 
A szinkron bájtos írás (SBx), a szinkron globális írás (SGW) és a szinkron írást engedélyező SW lehetővé teszi az írást akár az egyes, akár az összes bájtba. A négy bájt jelölése: ºaº, ªbº, ªcº és ªdº. Az SBa vezérli a DQa-t, az SBb a DQb-t stb. Egyedi bájtok íródnak, ha a kiválasztott bájt SBx-ek SW-vel érvényesülnek. Minden bájt akkor íródik, ha bármelyik SGW
 
vagy ha az összes SBx és SW állításra kerül.
 
Olvasási ciklusok esetén az SRAM-on átáramló ± áramlás lehetővé teszi a kimeneti adatok egyszerűen szabad áramlását a memóriatömbből.
 
Az MCM69F536C 3,3 V-os tápegységről működik, és minden be- és kimenet LVTTL-kompatibilis.
 
• MCM69F536C ± 8.5 = 8.5 ns Access / 12 ns ciklus MCM69F536C ± 9 = 9 ns Access / 12 ns ciklus MCM69F536C ± 10 = 10 ns Access / 15 ns ciklus MCM69F536C ± 12 = 12 ns Access / 16.6 ns ciklus
 
• Egyetlen 3,3 V + 10%, ± 5% tápegység
 
• ADSP, ADSC és ADV Burst Control csapok
 
• Választható sorozatfelvétel sorrend (lineáris / interleaved)
 
• Belsőleg önálló időzített írási ciklus
 
• Bájtírás és globális írásvezérlés
 
• 5 V toleráns minden érintkezőnél (bemenetek és I / O)
 
• 100 ± tűs TQFP csomag

Megrendelem : https://www.digitalicshop.com/product_info.php?products_id=&language=

2,400Ft

Rendelkezésre álló készlet: 5 db

 

BurstRAM szinkron
 
Gyors statikus RAM
 
Az MCM69F536C egy 1M ± bites szinkron, gyors statikus RAM, amelynek célja egy robbanékony, nagy teljesítményű, másodlagos gyorsítótár biztosítása a 68K család, a PowerPC, a 486, az i960 és a Pentium mikroprocesszorok számára. 32K-os, 36 bites szavakba rendezve. Ez az eszköz integrálja a bemeneti regisztereket, a 2 ± bites címszámlálót és a nagysebességű SRAM-ot egyetlen monolitikus áramkörbe, hogy csökkentse az alkatrészszámot a gyorsítótár-adat RAM alkalmazásokban. A szinkron tervezés lehetővé teszi a pontos ciklusvezérlést egy külső óra (K) használatával. A BiCMOS áramkörök csökkentik az integrált funkciók teljes energiafogyasztását a nagyobb megbízhatóság érdekében.
 
A címeket (SA), az adatbevitelt (DQx) és az összes vezérlőjelet, kivéve a kimenet engedélyezését (G) és a Linear Burst Order (LBO), az órát (K) pozitív ± él ± kiváltott nem invertáló regiszterek vezérlik.
 
A sorozatokat ADSP vagy ADSC bemeneti csapokkal lehet kezdeményezni. Az ezt követő sorozatfelvételi címeket az MCM69F536C belsőleg generálhatja (a sorozatképsor az LBO állapotától függően lineáris vagy átlapolt üzemmódban működik), és a sorozatképet előre haladó (ADV) bemeneti tű vezérli.
 
Az írási ciklusok belső időzítésűek, és az óra (K) bemenetének emelkedő széle indítja el őket. Ez a szolgáltatás kiküszöböli a bonyolult off-chip írási impulzusok létrehozását, és nagyobb időzítési rugalmasságot biztosít a bejövő jelek számára.
 
A szinkron bájtos írás (SBx), a szinkron globális írás (SGW) és a szinkron írást engedélyező SW lehetővé teszi az írást akár az egyes, akár az összes bájtba. A négy bájt jelölése: ºaº, ªbº, ªcº és ªdº. Az SBa vezérli a DQa-t, az SBb a DQb-t stb. Egyedi bájtok íródnak, ha a kiválasztott bájt SBx-ek SW-vel érvényesülnek. Minden bájt akkor íródik, ha bármelyik SGW
 
vagy ha az összes SBx és SW állításra kerül.
 
Olvasási ciklusok esetén az SRAM-on átáramló ± áramlás lehetővé teszi a kimeneti adatok egyszerűen szabad áramlását a memóriatömbből.
 
Az MCM69F536C 3,3 V-os tápegységről működik, és minden be- és kimenet LVTTL-kompatibilis.
 
• MCM69F536C ± 8.5 = 8.5 ns Access / 12 ns ciklus MCM69F536C ± 9 = 9 ns Access / 12 ns ciklus MCM69F536C ± 10 = 10 ns Access / 15 ns ciklus MCM69F536C ± 12 = 12 ns Access / 16.6 ns ciklus
 
• Egyetlen 3,3 V + 10%, ± 5% tápegység
 
• ADSP, ADSC és ADV Burst Control csapok
 
• Választható sorozatfelvétel sorrend (lineáris / interleaved)
 
• Belsőleg önálló időzített írási ciklus
 
• Bájtírás és globális írásvezérlés
 
• 5 V toleráns minden érintkezőnél (bemenetek és I / O)
 
• 100 ± tűs TQFP csomag